موضوع فارسی :مدل دسترسی به حافظه برای بسیار موضوعی
معماری بسیاری از هسته
موضوع انگلیسی :A memory access model for highly-threaded
many-core architectures
تعداد صفحه :14
فرمت فایل :PDF
سال انتشار :2014
زبان مقاله : انگلیسی
تعدادی از بسیار رشته ای، معماری بسیاری از هسته پنهان تاخیر حافظه دسترسی های کم سربار
زمینه تغییر در میان تعداد زیادی از موضوعات. افزایش سرعت برنامه در این ماشین بستگی دارد
در مورد چگونگی و زمان تاخیر پنهان است. اگر تعداد موضوعات بی نهایت، به لحاظ نظری، این دستگاه بود
می تواند عملکرد پیش بینی شده توسط تجزیه و تحلیل کالسکه از این برنامه فراهم می کند. با این حال، تعداد
از موضوع در هر پردازنده بی نهایت است، و توسط هر دو سخت افزار و محدودیت الگوریتمی محدود شده است. که در
این مقاله، موضوعی حافظه بسیاری از هسته (TMM) مدل است که به معنای به تصرف خود در معرفی می کنیم
ویژگی مهم این بسیار رشته ای، ماشین آلات بسیاری از هسته ای است. از آنجا که ما مدل برخی مهم
پارامترهای دستگاه از این ماشین آلات، ما انتظار داریم تجزیه و تحلیل تحت این مدل به ارائه یک دانه ریز تر
و پیش بینی عملکرد دقیق تر از تجزیه و تحلیل کالسکه است. ما تجزیه و تحلیل 4 الگوریتم برای
کلاسیک تمام جفت کوتاهترین مسیر زیر این مدل است. ما که حتی زمانی که دو الگوریتم ها
عملکرد کالسکه همان، مدل ما پیش بینی عملکرد های مختلف برای برخی از تنظیمات دستگاه
پارامترهای. به عنوان مثال، برای گرافهای متراکم، الگوریتم برنامه نویسی پویا و الگوریتم جانسون
دارای عملکرد مشابه در مدل کالسکه. با این حال، مدل ما پیش بینی عملکرد های مختلف
برای بزرگ تاخیر به اندازه کافی حافظه دسترسی و تایید شهود که برنامه نویسی پویا
الگوریتم بهتر بر روی این دستگاه. ما اعتبار چندین پیشگویی های ساخته شده توسط مدل ما
با استفاده از اندازه گیری های تجربی در یک فوریتی برای بسیار رشته ای، دستگاه بسیاری از هسته ای، یعنی
NVIDIA GTX 480.