کوشا فایل

کوشا فایل بانک فایل ایران ، دانلود فایل و پروژه

کوشا فایل

کوشا فایل بانک فایل ایران ، دانلود فایل و پروژه

گزارش کارآموزی شبیه سازی عملکرد حافظه ها در vhdl و بررسی اثرات ناشی از تزریق تصادفی خطا در آنها

اختصاصی از کوشا فایل گزارش کارآموزی شبیه سازی عملکرد حافظه ها در vhdl و بررسی اثرات ناشی از تزریق تصادفی خطا در آنها دانلود با لینک مستقیم و پرسرعت .

گزارش کارآموزی شبیه سازی عملکرد حافظه ها در vhdl و بررسی اثرات ناشی از تزریق تصادفی خطا در آنها


گزارش کارآموزی شبیه سازی عملکرد حافظه ها در vhdl و بررسی اثرات ناشی از تزریق تصادفی خطا در آنها

 

 

 

 

 

 

 



فرمت فایل : docx(قابل ویرایش)

چکیده:

در سیستم های ماهواره ای همواره یکی از دغدغه های مهندسین، این است که از صحت اطلاعات دریافتی، به صورتی اطمینان داشته باشند. در همین راستا کد های تشخیص و تصحیح خطا ایجاد شده اند که دو نمونه از آن ها ارائه خواهند شد. پس از اطمینان از صحت اطلاعات دریافتی برنامه ی حافظه به صورت روندی که در ادامه توضیح داده خواهد شد شبیه سازی و اجرا می شود.
پس از شبیه سازی برنامه در نرم افزار Xilinx ISE باید به نوعی به آن خطا تزریق شود که این کار به کمک نرم افزار MATLAB انجام می پذیرد و برنامه ی تغییر یافته باز هم به شبیه ساز اعمال می شود تا نتیجه ی تغییر تصادفی ایجاد شده در برنامه مشاهده شود و اثر آن بررسی شود.


فهرست مطالب:

مقدمه ای بر زبان VHDL و تراشه های FPGA
کدهای تشخیص و تصحیح خطا
شرح عملکرد دیکودر
انتخاب حافظه و عملکرد آن
برنامه اصلی
شبیه سازی برنامه در نرم افزار Xilinx ISE
برنامه تزریق خطا در MATLAB
لینک کردن Matlab و Modelsim


دانلود با لینک مستقیم

آموزش نرم افزار Modelsim جهت کدنویسی VHDL

اختصاصی از کوشا فایل آموزش نرم افزار Modelsim جهت کدنویسی VHDL دانلود با لینک مستقیم و پرسرعت .

آموزش نرم افزار Modelsim جهت کدنویسی VHDL


آموزش نرم افزار Modelsim جهت کدنویسی VHDL

پکیج استثنایی آموزش نرم افزار Modelsim بصورت تصویری بوده و از نصب برنامه تا کامپایل کردن را بصورت کامل به شما آموزش می دهد،مورد استفاده جهت کد نویسی به زبان VHDL و همچنین Verilog می باشد.


دانلود با لینک مستقیم

پروژه های VHDL

اختصاصی از کوشا فایل پروژه های VHDL دانلود با لینک مستقیم و پرسرعت .

پروژه های VHDL


پروژه های VHDL

زبان VHDL ابتدا به منظور شبیه سازی و مدل سازی و درک بیشتر مدارهای منطقی بوده است که توسط محققان عمل synthesis یا سنتر به عنوان اتوماتیک کردن فرآیند طراحی به آن اضافه شده است، در این فایل تعدادی از بهترین پروژه های  برنامه نویسی به زبان VHDL قرار داده شده تا موجب راحت تر شدن فراگیری این زبان برای شما عزیزان و همچنین ارائه پروژه های درسی بهتر برای این درس باشد.


دانلود با لینک مستقیم

تحقیق FPGA & CPLD زبان برنامه نویسی VHDL

اختصاصی از کوشا فایل تحقیق FPGA & CPLD زبان برنامه نویسی VHDL دانلود با لینک مستقیم و پرسرعت .

تحقیق FPGA & CPLD زبان برنامه نویسی VHDL


تحقیق FPGA & CPLD زبان برنامه نویسی VHDL

 

 

 

 



فرمت فایل : WORD (قابل ویرایش)

تعداد صفحات:30


فهرست مطالب:
عنوان                                                                             صفحه
مقدمه ای درباره FPGA & CPLD    1
تکنولوژی تراشه‌های قابل برنامه ریزی    2
تقسیم بندی PLDها    4
 انواع تراشه‌های قابل برنامه ریزی    5
ساختار FPGA    6
بلوکهای FPGA    6
شرکتهای سازنده FPGA    7
روش برنامه ریزی  JTAG    8
تراشه ‌های قابل برنامه ریزی Altera    10
VHDL    11
انواع تأخیر در VHDL    13
اپراتورهای VHDL    14
مفاهیم بنیادی در زبان VHDL    19
ضمائم    30

 

 

مقدمه ای درباره FPGA & CPLD
برای آنکه بتوان بخش بزرگی از یک طرح را داخل یک تراشه منتقل نمود و از زمان و هزینه مونتاژ و راه‌اندازی و نگهداری طرح کاست، ساخت تراشه‌های قابل برنامه ریزی مطرح شد از جمله مزایای استفاده از تراشه‌های قابل برنامه ریزی در طراحی پروژه‌ها عبارتند از :
-    کاهش ابعاد و حجم
-    کاهش زمان و هزینه طرح
-    افزایش اطمینان از سیستم
-    حفاظت از طرح
-    حفاظت در برابر نویز و اغتشاش
FPGA ها ابزار سخت افزاری قابل برنامه ریزی ارزان قیمت را جایگزین کاربردهای فعلی کنترلرهای داخلی (Embedded Controllers) نموده‌اند. به همین دلیل بازار آنها رشد گسترده‌ای داشته است. علاوه بر این به جهت ارائه راه حل‌های مناسب برای IC های سفارشی با عملکرد بالا موفقیت زیادی به دست آورده‌اند. در واقع به نظر می‌رسد که FPGAها با توجه به ارزان بودن، نسل فعلی تراشه‌های ASIC را از رده خارج کنند. همین مزیت هزینه و عملکرد توجه زیادی را درحوزه تحقیقات به خود معطوف کرده است.
ویژگی‌ استفاده از قطعات منطقی قابل برنامه ریزی (PLD)  و FPGA، ارزان بودن قیمت و سرعت ورود آنها به بازار است.
قطعات ASIC، هزینه‌های توسعه مهندسی غیر قابل برگشت بالاتری   دارند و در نتیجه اغلب، قیمت این محصولات بالاتر است، اما اساساً کارایی بالاتری دارند. این شیوه‌های مختلف طراحی محیطهایی را با مجموعه‌ای از متدولوژی و ابزاهای مختلف CAD پدید می‌آورند.
در طول یک دهه گذشته، انواع مختلفی از سخت افزارهای قابل برنامه ‌ریزی به سرعت پیشرفت کرده‌اند. این قطعات نام‌های مختلفی دارند مثل سخت افزار قابل آرایش مجدد، سخت افزار قابل آرایش، سخت افزار قابل برنامه ریزی مجدد.
ایده اصلی و زیر بنایی معماری FPGA و CPLD بسیار ساده است. به طوری کلی میتوان مدارهای ترکیبی و ترتیبی را مستقیماً روی بستر سیلیکون ایجاد کرد. تراشه‌های ASIC با اینکه کارایی بالایی دارند اما تنها می‌توانند یک نوع عملیات را انجام دهند.
از آنجایی که امکان توزیع هزینه توسعه بین چند کاربر وجود ندارد، قیمت ASIC ها معمولاً بیش از سیستمهای مبتنی بر ریز پردازنده معمولی می‌شود.
تکنولوژی تراشه‌های قابل برنامه‌ریزی
قابلیت برنامه ریزی شدن مدارات مختلف و اتصالات متفاوت بر روی PLD به دلیل سوئیچ‌های قابل برنامه ریزی است که در این تراشه وجود دارد، این سوئیچ‌ها می‌بایست علاوه بر اشغال فضای بسیار کم دارای کمترین تأخیر زمانی باشند بطور کلی سوئیچ‌‌های قابل برنامه ریزی در PLD با استفاده از سه نوع تکنولوژی قابل پیاده سازی است.
1-استفاده از Anti – Fuse
2-استفاده از سلولهای حافظه موقت Sram
3-استفاده از گیتهای شناور EEPROM یا EPROM
Anti – Fuse
خصوصیت اصلی Anti – Fuseها تنها یک بار قابلیت برنامه‌ریزی بودن، اشغال فضای کم و بالا بودن فرکانس کاری، به دلیل پایین بودن اثر مقاومتی و ظرفیت خازنی آنها است.
عیب اصلی این روش نداشتن قابلیت برنامه ریزی مجدد است و زمانی که یک بار برنامه‌ریزی گردد دیگر به حالت اولیه برنمی‌گردد و مزیت اصلی آن فرکانس کاری بالا  و اشغال فضای کم آن است این نوع PLDها نسبت به انواع دیگر PLDها نسبتاً گرانتر هستند.
SRAM
در روش SRAM از سلولهای حافظه به دو طریق استفاده می‌شود، در روش اول از یک سلول حافظه برای کنترل روشن یا خاموش شدن یک ترانزیستور استفاده می‌گردد که در این حالت خروجی سلول  حافظه به بیس ترانزیستور یا گیت فت متصل می شود،‌ با  روشن یا خاموش شدن ترانزیستور یک مسیر وصل یا قطع می‌شود. در روش دوم سلول حافظه به ورودیهای انتخاب مالتی پلکسر وصل می‌شود. در این حالت با صفر یا یک شدن سلول حافظه مسیر خطوط عوض می‌شود، مهمترین عیب این روش پاک شدن برنامه ریزی با قطع تغذیه می‌باشد، تراشه‌هایی که با این روش برنامه ریزی می‌گردند، می‌بایست با استفاده از یک سیستم جانبی با هر بار وصل شدن تغذیه تراشه برنامه ریزی گردد، این روش نسبت به روش Anti – Fuse فضای بیشتری اشغال می‌کند و تأخیر زمانی نیز بیشتر است.
روش برنامه ریزی EEPROM یا EPROM
مهمترین مزیت این روش پاک نشدن برنامه ریزی با قطع برق مهمترین عیب آن اشغال فضای زیاد این نوع ساختار سوئیچ‌ می‌باشد.
تقسیم بندی PLDها
PLDها شامل قطعات کم ظرفیت و پرظرفیت می‌باشند. PLDهای کم ظرفیت (ساده ) معمولاً کمتر از 600 گیت قابل استفاده دارند و شامل محصولاتی چون PALها و GALها می‌شوند.
PLDهای ساده شامل سوئیچ‌های EEPROM یا EPROM و Anti – Fuse می‌باشند.
(High – Capacity – PLD)   HCPLD بیشتر از 600 گیت قابل استفاده دارند و شامل CPLD و FPGA می‌شوند.
FPGAها ساختمان اتصالات داخلی گسسته دارند، در حالیکه CPLDها دارای اتصالات داخلی پیوسته می‌باشند.
در ساخت HCPLD ها از تکنولوژی EEPROM , EPROM , Sram و Anti – Fuse استفاده شده است.
 


دانلود با لینک مستقیم

FPGA Prototyping by VHDL Example

اختصاصی از کوشا فایل FPGA Prototyping by VHDL Example دانلود با لینک مستقیم و پرسرعت .

FPGA Prototyping by VHDL Example


FPGA Prototyping by VHDL Example

دانلود با لینک مستقیم